欢迎光临散文网 会员登陆 & 注册

今天来聊一聊如何进行IO管脚的约束,这三种比较常见

2022-05-25 21:54 作者:大方老师单片机课堂  | 我要投稿

今天来聊一聊如何进IO管脚约束这三种比较常见


\\\插播一条:

自己在今年整理一套单片机单片机相关论800余篇

论文制作思维导图

原理+源代+开题报++外文资料

想要的同学私信找我。


IO管脚约束FPGA设计上板验证的必需环节,它们会对布局布线和时序造成影响。有三种方式来进行管脚约束,一种是通VIvado管脚约束界面,一种是通过命令行,还有一种可以导CSV文件。

1.可视化界面方式

当完成了综合之后,可以打开综合界面,这个时候可以layout下看IO planning,打开就IO约束界面。界面中可以显示设计顶层IO管脚,同时我们还可以看到芯片中管脚的分布图。列方向的编号是用大写字母,从最左上A开始,横向是数字排列,1开始。不同颜色的区域代表不同的时钟域IO bank)。不同IO bank提供的引脚功能是有区别的,有IO bank可能提供高速差分信号,有的提供低电压引脚,用户可以灵活的根据需求使用。分配引脚首先就需要分辨出哪些是普通引脚,哪些是时钟引脚。从界面中可以看出六边形的都是时钟引脚,圆形的是普通引脚。进一步放大还可以看出引脚NP可以用于差分。


接下来我们可以io ports中选择引脚。如何我们选择保存,可以将管脚约束保存xdc文件。


2.使xdc文件进行约束

Set_property来定义管脚属性get_ports获得管脚名称。这里边一个是选择了引脚名称,另外一个设置电压,这两种是经常用到的。


3.CSV文件。

CSV是一种用FPGA管脚约束的标准文件,看起来是以表格形式显示出来的,非常简洁。其中定义IO bankpin numberIO standard等属性。用户根据需要进行填写就行。


Vivado还提供了芯片兼容性管脚提示,对于引脚封装相同的芯片,工具为我们提供能够同时来兼容这些芯片的引脚分配功能,选toolsIO planning->set part compatibility我们能够看到具有相同封装的芯片,我们能够依据后续更改芯片须要来选择。选择后,工具会提示我们哪些管脚不是所有芯片公用的,哪些是能够同时兼容的。


【文章福利】:小编整理了一些个人觉得比较好的学习书籍、视频资料共享在群文件里面,有需要的可以自行添加哦!~点击绿色通讯软件搜airuimcu加入。

今天来聊一聊如何进行IO管脚的约束,这三种比较常见的评论 (共 条)

分享到微博请遵守国家法律