低功耗设计精解
链接:https://pan.baidu.com/s/1-ZnyD_p4DiIr87j7YHbc2Q?pwd=w5uf
提取码:w5uf

1.本书详细阐述了不同抽象层的低功耗设计方法(包含电路,架构,算法及系统,时钟,互联线,存储器等)以及设计挑战和工艺限制
2.适合集成电路设计领域的研发工程师或研究员,以及大学相关专业的本科生和研究生,学习和掌握新的低功耗数字电路设计方法。
内容简介
《低功耗设计精解》以清晰的思路阐述低功耗数字集成电路设计问题,除了以教学的方式讲述低功耗设计外,还提供了一个集成的方法论来讨论每一个设计层级的功耗问题。
最后,《低功耗设计精解》解释了未来降低功耗的主要设计困难以及物理层限制。
《低功耗设计精解》浓缩了作者在大学教学以及在公司实践的大量经验,撰写方式适合自学。每个章节都涉及不同层级的知识。所有章节都从基础知识开始讲述,并且几乎所有章节都包含高级设计知识。
《低功耗设计精解》采用了一种特殊的格式,不是以文字为主、以图片为辅的传统讲述方式,而是采用以图片为主、以文字为辅的讲述方式。显然,一图胜过千言万语。我们希望通过这种创新的格式帮助读者系统地学习低功耗设计中的重要课题。
《低功耗设计精解》主要内容包括:
纳米晶体管和模型及功耗和能耗基础
设计阶段功耗优化——电路层技术,架构,算法和系统
设计阶段功耗优化——互联和时钟,存储器
待机功耗优化——电路与系统,存储器
动态运行功耗优化——电路与系统
超低功耗/电压设计
低功耗设计方法和流程
作者简介
简;拉贝艾(Jan Rabaey) IEEE Fellow,现在是伯克利无线研究中心(BWRC)的联合主任,以及FCRP赞助的千兆规模系统研究中心(GSRC)主任。他在比利时鲁汶大学应用科学专业获得博士学位。1983~1985年,他在加州大学伯克利分校作访问学者。1985~1987年,他在比利时IMEC担任研究经理,并在1987年加入加州大学伯克利分校电气工程和计算机科学系,担任Donald O Pederson特聘教授。