欢迎光临散文网 会员登陆 & 注册

HDLBits (59) — 各种门电路和向量

2022-03-02 14:27 作者:僚机Wingplane  | 我要投稿

本题链接:

https://hdlbits.01xz.net/wiki/Gatesv

在[3:0]中给出了一个四位输入向量。我们想知道每个位与其相邻位之间的一些关系:

  • out_both: 此输出向量的每一位应指示相应的输入位及其左侧的相邻位(高位)是否为“1”。比如说,out_both[2] 应该指出如果 in[2] 和 in[3] 都是1. 因为 in[3] 没有左邻位,答案很明显,所以我们不需要知道out_both[3]。

  • out_any: 此输出向量的每一位都应指示相应的输入位及其右侧的相邻位是否为“1”。比如说,out_any[2] 应该指出如果 in[2] 或 in[1] 中的任何一个都是1。 因为 in[0] 没有右邻位,所以我们不需要知道out_any[0]。

  • out_different: 此输出向量的每一位都应指示相应的输入位及其左侧的相邻位不同。比如说,out_different[2] 应该指出如果 in[2] 与 in[3] 不同。为此,将向量视为一个闭环,所以in[3]是in[0]的左邻位。

题目

提示:

 both,anydifferent分别使用有两个输入的与门、或门和异或门实现。使用向量可以在3个assign语句中完成。

答案

输出波形

按位操作符包括:取反(~),与(&),或(|),异或(^),同或(~^)。

按位操作符对 2 个操作数的每 1bit 数据进行按位操作。

如果 2 个操作数位宽不相等,则用 0 向左扩展补充较短的操作数。

取反操作符只有一个操作数,它对操作数的每 1bit 数据进行取反操作。

下图给出了按位操作符的逻辑规则。

参考内容:

2.4 Verilog 表达式 | 菜鸟教程:

https://www.runoob.com/w3cnote/verilog-expression.html


HDLBits (59) — 各种门电路和向量的评论 (共 条)

分享到微博请遵守国家法律